西門(mén)子: | 西門(mén)子代理商 |
西門(mén)子CPU: | 西門(mén)子plc |
德國: | 全新原裝 |
單價(jià): | 888.00元/臺 |
發(fā)貨期限: | 自買(mǎi)家付款之日起 天內發(fā)貨 |
所在地: | 直轄市 上海 上海松江 |
有效期至: | 長(cháng)期有效 |
發(fā)布時(shí)間: | 2023-12-20 03:30 |
最后更新: | 2023-12-20 03:30 |
瀏覽次數: | 168 |
采購咨詢(xún): |
請賣(mài)家聯(lián)系我
|
西門(mén)子總代理
西門(mén)子總代理
西門(mén)子總代理
?1.網(wǎng)絡(luò )參數的設置
??波特率和主站數是影響網(wǎng)絡(luò )性能的兩個(gè)主要因素。選擇所有設備支持的*高波特率進(jìn)行通信會(huì )得到**的通信效果,網(wǎng)絡(luò )中的主站會(huì )增加網(wǎng)絡(luò )的負載,減少網(wǎng)絡(luò )中的主站數目可以提高網(wǎng)絡(luò )性能。
??各主站的地址應連續排列,如果主站間的地址有向隙,主站將不斷地檢春間隙中的地址,確定是否有其他主站等待進(jìn)入連接。這種檢查需要時(shí)間,會(huì )增加網(wǎng)絡(luò )的負載。如果主站之間沒(méi)有地址問(wèn)隙,就不需要進(jìn)行這種檢查。
??如果從站地址在主站地址之間,會(huì )造成主站之間的地址問(wèn)隙,增加網(wǎng)絡(luò )的負載。
??當CPU作為PPI主站時(shí),可以在STEP7-Miero/WIN 32系統塊的通信標簽中設置向除刷新因子(GUF)和*高站地址。CUF用來(lái)確定檢查地址間隙的時(shí)間間隔。GUF=1表示每次占有令牌時(shí)都要檢查地址間院,GUF-2表示每?jì)纱握加辛钆茩z查一次地址間隙。如果主站之間有地址間隙,設置高的GUF可以降低網(wǎng)絡(luò )負載。如果主站間沒(méi)有地址間隙,GUF不影響網(wǎng)絡(luò )性能。GUF過(guò)大會(huì )使主站加人網(wǎng)絡(luò )通信時(shí)有較長(cháng)的延遲。
??*高站地址(HSA)定義了一個(gè)主站尋找其他主站的*高地址。合理設置的HSA可以減少尋找和連接另一個(gè)主站所需要的時(shí)間。*高站地址對于從站地址沒(méi)有影響,主站仍然可以與地址大于HSA的從站通信。
??應在所有的主站上設置相同的*高站地址,這個(gè)地址應大于或等于系統中的*高站地址,HSA的缺省值是31。
??2.令牌循環(huán)時(shí)間
??在令牌循環(huán)網(wǎng)絡(luò )中,只有擁有令牌的站有初始化通信的權力。令牌循環(huán)時(shí)問(wèn)是將令牌傳送到邏輯環(huán)中所有主站(令牌擁有者)所需的時(shí)間。對于象PPI這樣的令牌傳送網(wǎng)絡(luò ),令牌循環(huán)時(shí)間是個(gè)很重要的參數。
??假設網(wǎng)絡(luò )中4個(gè)S7-200CPU模塊的站地址分別為2、4、6、8.每一個(gè)都有自己的TD 200,其站地址分別為3、5、7、9,僅站2和站4為從站,其余的均為主站,兩個(gè)CPU224模塊收集來(lái)自其他所有CPU模塊的數據。
??主站要發(fā)送信息,必須持有令牌。例如當站3持有令牌時(shí),它初始化到站2的請求,把令牌傳給站5,站5才能初始化到站4的請求信息,把令牌傳給站6,站6再初始化到站2.4或8的請求信息,把令牌傳給站7。這個(gè)初始化信息和傳送令牌的過(guò)程會(huì )在邏輯環(huán)中持續進(jìn)行,從站3到站5,又到站6、7、8、9*后又返回站3。為了使主機能發(fā)出請求信息,這個(gè)今牌必須在邏輯環(huán)中完整循環(huán)。
??如果允許PPI主站模式(在網(wǎng)絡(luò )中使用PPI協(xié)議),CPU用網(wǎng)絡(luò )讀(NETR)和網(wǎng)絡(luò )寫(xiě)(NETW)指令與其他CPU交換信息。如果下列假設成立,令牌循環(huán)時(shí)間可由式(7-1)和式(7-2)近似求出:
??(1)各站占有令牌時(shí)發(fā)送一個(gè)請求。
??(2)請求讀或寫(xiě)的數據的地址是連續的。
??(3)CPU的通信緩沖區的使用沒(méi)有沖突。
??(4)CPU的掃描時(shí)間都不超過(guò)10ms。
??令牌占用時(shí)間Thold=(128 n)宇符x11bit/字符x1/波特率 (7-1)
??令牌循環(huán)時(shí)間Trot=主站1的Thold 主站2的Thold … 主站m的Thold (7-2)
??式中128為附加字符數,n為數據字符的字節數,每個(gè)字符11位,m為主站的個(gè)數。
??假設上例中6個(gè)主站均發(fā)送一個(gè)雙字的請求信息,各主站的令牌占用時(shí)間均為T(mén)hold =(128 4)字符x11bit/字符x1/9600 bit/s=151.25ms。令牌循環(huán)時(shí)間To=Thld x6=151.25 x 6ms= 907.5 ms。
MLFB 訂貨號 | Description 產(chǎn)品描述 |
6ES7211-1BE40-0XB0 | CPU 1211C AC/DC/Rly,6輸入/4輸出,集成2AI |
6ES7211-1AE40-0XB0 | CPU 1211C DC/DC/DC,6輸入/4輸出,集成2AI |
6ES7211-1HE40-0XB0 | CPU 1211C DC/DC/Rly,6輸入/4輸出,集成2AI |
6ES7212-1BE40-0XB0 | CPU 1212C AC/DC/Rly,8輸入/6輸出,集成2AI |
6ES7212-1AE40-0XB0 | CPU 1212C DC/DC/DC,8輸入/6輸出,集成2AI |
6ES7212-1HE40-0XB0 | CPU 1212C DC/DC/Rly,8輸入/6輸出,集成2AI |
6ES7214-1BG40-0XB0 | CPU 1214C AC/DC/Rly,14輸入/10輸出,集成2AI |
6ES7214-1AG40-0XB0 | CPU 1214C DC/DC/DC,14輸入/10輸出,集成2AI |
6ES7214-1HG40-0XB0 | CPU 1214C DC/DC/Rly,14輸入/10輸出,集成2AI |
6ES7215-1BG40-0XB0 | CPU 1215C AC/DC/Rly,14輸入/10輸出,集成2AI/2AO |
6ES7215-1AG40-0XB0 | CPU 1215C DC/DC/DC,14輸入/10輸出,集成2AI/2AO |
6ES7215-1HG40-0XB0 | CPU 1215C DC/DC/Rly,14輸入/10輸出,集成2AI/2AO |
6ES7217-1AG40-0XB0 | CPU 1217C DC/DC/DC,14輸入/10輸出,集成2AI/2AO |